[過去ログ]
技術的特異点/シンギュラリティ185【技術・AI】 (1002レス)
上
下
前
次
1-
新
このスレッドは過去ログ倉庫に格納されています。
次スレ検索
歴削→次スレ
栞削→次スレ
過去ログメニュー
284
: 2020/03/12(木)21:50
ID:PovSIUTh(5/6)
AA×
外部リンク:gigazine.net
外部リンク:wired.jp
[240|
320
|
480
|
600
|
100%
|
JPG
|
べ
|
レス栞
|
レス消
]
284: [sage] 2020/03/12(木) 21:50:51 ID:PovSIUTh TSMCが5nmプロセスの先行生産を開始、7nmプロセスから1.8倍のトランジスタ密度と15%の速度上昇を実現 https://gigazine.net/news/20190409-tsmc-5nm-launched/ >TSMCは2022年にも3nmプロセスを実現することを目標にしています。 インテルは「ムーアの法則」を終わらせない──“ジムケラー”が考える半導体の未来 https://wired.jp/2019/07/10/intels-new-chip-wizard-plan-bring-back-magic/ >トランジスターの微細化という側面においてのみ、ムーアの法則にこだわっているわけではありません。 >ケラーはインテルがナノワイヤーとスタッキングの技術を利用することで、 >10ナノメータープロセスで可能な密度の50倍も多くトランジスターを集積する手法に道筋を付けたと語った。 http://rio2016.5ch.net/test/read.cgi/future/1583435188/284
がプロセスの先行生産を開始プロセスから倍のトランジスタ密度との速度上昇を実現 は年にもプロセスを実現することを目標にしています インテルはムーアの法則を終わらせないジムケラーが考える半導体の未来 トランジスターの微細化という側面においてのみムーアの法則にこだわっているわけではありません ケラーはインテルがナノワイヤーとスタッキングの技術を利用することで ナノメータープロセスで可能な密度の倍も多くトランジスターを集積する手法に道筋を付けたと語った
上
下
前
次
1-
新
書
関
写
板
覧
索
設
栞
歴
あと 718 レスあります
スレ情報
赤レス抽出
画像レス抽出
歴の未読スレ
AAサムネイル
ぬこの手
ぬこTOP
0.170s*