[過去ログ]
Ryzen Threadripper 20足目 (1002レス)
Ryzen Threadripper 20足目 http://egg.5ch.net/test/read.cgi/jisaku/1544048140/
上
下
前
次
1-
新
通常表示
512バイト分割
レス栞
このスレッドは過去ログ倉庫に格納されています。
次スレ検索
歴削→次スレ
栞削→次スレ
過去ログメニュー
778: Socket774 [sage] 2019/01/18(金) 05:23:23.53 ID:zMgOelPr ID:ITNGoLX2 www http://egg.5ch.net/test/read.cgi/jisaku/1544048140/778
779: Socket774 [sage] 2019/01/18(金) 05:41:00.17 ID:ED1vq7BU CPUリソースを気にしなくて良いのは素晴らしい ゲームしたいけど今CPU100%だから処理が終わるまで待とう…みたいな前時代的な煩わしさから解放される http://egg.5ch.net/test/read.cgi/jisaku/1544048140/779
780: Socket774 [sage] 2019/01/18(金) 08:12:50.90 ID:ITNGoLX2 しかし、スリッパは快適だな。気に入ったぞ2950x。 http://egg.5ch.net/test/read.cgi/jisaku/1544048140/780
781: Socket774 [sage] 2019/01/18(金) 08:49:59.98 ID:f7yUpyw/ 俺も2950x使ってるからその気持ちはよくわかるけど落ち着け Zen2TRが来たら32コアに乗り換えるんだ… http://egg.5ch.net/test/read.cgi/jisaku/1544048140/781
782: Socket774 [] 2019/01/18(金) 08:57:42.09 ID:1A7xpOqz γ⌒ヽγ⌒ヽ γ⌒ヽγ⌒ヽ |l .| | | | |レ'.⌒ヽレ.'⌒ヽレ'⌒ヽlレ.'⌒ヽl ..||(,゚Д゚)l|(,゚Д゚)(|(,゚Д゚)|(,゚Д゚)| <スリッパ2000 (/ ∞ .∞. .∞ |) ヾ、__人、_人_、_人_、_ノ し`J し`J し`J し`J http://egg.5ch.net/test/read.cgi/jisaku/1544048140/782
783: Socket774 [sage] 2019/01/18(金) 09:33:04.67 ID:FpQ5BumJ Vega20は倍精度が約7Tflopsで1TB/sだからな2way Romeですら歯が立たないだろ http://egg.5ch.net/test/read.cgi/jisaku/1544048140/783
784: Socket774 [] 2019/01/18(金) 09:43:59.16 ID:7k7DXSld roneは性能4倍以上になるが届かないな http://egg.5ch.net/test/read.cgi/jisaku/1544048140/784
785: Socket774 [sage] 2019/01/18(金) 09:48:07.77 ID:ITNGoLX2 14nmとはいえ、I/Oダイが大き過ぎるな。。。 メモリだけでなくPCIe4もI/Oダイなのか。。。 ん スリッパとRyzenはPCIe4になるのかな?。。。 http://egg.5ch.net/test/read.cgi/jisaku/1544048140/785
786: Socket774 [sage] 2019/01/18(金) 09:58:08.01 ID:7k7DXSld 7nmだとLOの電圧で壊れちゃうから仕方ない 高価なプロセスであえて太くつくるのは馬鹿らしいし あとデカイと外周が長くて信号線が増やせるりてんも http://egg.5ch.net/test/read.cgi/jisaku/1544048140/786
787: Socket774 [sage] 2019/01/18(金) 10:22:29.64 ID:sbIXm4pu 14コアで250w超えて http://egg.5ch.net/test/read.cgi/jisaku/1544048140/787
788: Socket774 [] 2019/01/18(金) 10:46:39.14 ID:gWYgm7wu >>785 RyzenがPCIe4.0に移行するのは先日のCESで発表されたでしょ。 スリッパだけ残ることはないだろうから、次期スリッパはPCIe4.0だろう。 http://egg.5ch.net/test/read.cgi/jisaku/1544048140/788
789: Socket774 [] 2019/01/18(金) 10:59:34.70 ID:1A7xpOqz >>785 IOダイは将来12nmに移行するだろうが、それより微細化される事は無いだろう。 http://egg.5ch.net/test/read.cgi/jisaku/1544048140/789
790: Socket774 [sage] 2019/01/18(金) 11:03:00.03 ID:xKEznsOl IntelのIOダイもCPUよりでかいな。 http://egg.5ch.net/test/read.cgi/jisaku/1544048140/790
791: Socket774 [sage] 2019/01/18(金) 11:51:20.23 ID:sgigIA3X 同じ14nmのZeppelinのダイレイアウトでIOともろもろで3割くらい使ってるから合算すれば一個分よりちょい大きいくらいか。 それにしちゃあ大きいな。 PCIE4.0のコントローラーが肥大化したか?w http://egg.5ch.net/test/read.cgi/jisaku/1544048140/791
792: Socket774 [] 2019/01/18(金) 11:58:14.10 ID:a8cUdZS1 >>791 メモコンも統合されてる。 http://egg.5ch.net/test/read.cgi/jisaku/1544048140/792
793: Socket774 [sage] 2019/01/18(金) 12:00:41.01 ID:7k7DXSld >>791 120か256MiBのL4が入ってるはずやで http://egg.5ch.net/test/read.cgi/jisaku/1544048140/793
794: Socket774 [sage] 2019/01/18(金) 12:26:51.90 ID:7k7DXSld IOチップとされる写真はいくつか流れていて スッカスカのもの、適度にメモリが配置されたもの 僅かな隙間以外みっちりメモリで埋め尽くされたもの の三種が出回っている(多分全部ES) どれに転ぶかわからないけどキャッシュなしは レイテンシ的にチョットキツイのではなかろうか http://egg.5ch.net/test/read.cgi/jisaku/1544048140/794
795: Socket774 [sage] 2019/01/18(金) 12:32:41.07 ID:sgigIA3X IOチップの大きさから考える、L4が128MBくらい乗ってそうではある。 普通のDRAMなら2GiBいける大きさだよな? http://egg.5ch.net/test/read.cgi/jisaku/1544048140/795
796: Socket774 [sage] 2019/01/18(金) 12:38:38.42 ID:Ywcyr8yQ IOダイはGFとの縛り契約のせいもあるし http://egg.5ch.net/test/read.cgi/jisaku/1544048140/796
797: Socket774 [sage] 2019/01/18(金) 12:48:45.87 ID:7k7DXSld >>794 ちなみに縦横比からRyzen357用 EPYC用はもつとぶっ飛んでると思われる 具体的にはL3総量は超えるやろ常識的に考えて http://egg.5ch.net/test/read.cgi/jisaku/1544048140/797
上
下
前
次
1-
新
書
関
写
板
覧
索
設
栞
歴
あと 205 レスあります
スレ情報
赤レス抽出
画像レス抽出
歴の未読スレ
AAサムネイル
Google検索
Wikipedia
ぬこの手
ぬこTOP
0.009s