[過去ログ] Intelの次世代技術について語ろう 119 (1002レス)
前次1-
抽出解除 レス栞

このスレッドは過去ログ倉庫に格納されています。
次スレ検索 歴削→次スレ 栞削→次スレ 過去ログメニュー
816
(3): 01/03(水)11:50 ID:Tz3PEa4E(1/4) AAS
>>733
AMDは今年中旬にリリース予定のZen5もRDNA4も、どちらも4nmでのチップ生産らしい
3nmはおそらく一部例外を除いて「企業向け」が中心だろうね
821
(2): 01/03(水)15:53 ID:gmG1X9Eu(1/2) AAS
>>816
Zen5はともかくRDNA4は出す意味が不明、RDNA5に期待かな

大原氏の記事で気になった箇所が一つ
412と612のSED(Shader Engine Die)は文字通りのダイチップなのかな?
画像リンク[jpg]:news.mynavi.jp
外部リンク:news.mynavi.jp

RDNAとCDNAを廃止して共通SEDを大量に安く作って、(CPUと同じく)サーバー用とコンシューマー向けの違いを
規模だけにしたらワンチャンNVidiaと戦えるかも
822
(1): 01/03(水)16:18 ID:gmG1X9Eu(2/2) AAS
>>816
Zen5はネイティブ512ビットになるみたいだから密度に余裕のある8core CCDはN4(クロックは下がる)
既に高密度な16coreはZen5c CCDをN3Eして16core維持なのかも
872
(1): 01/05(金)21:00 ID:bIn+PCFh(1/2) AAS
>>870
これのことかな
>Zen 5はマイクロアーキテクチャレベルで色々手が入ったものになる、と予想されている。
>ただそれに加えてプロセスもTSMC N3Eに移行する

MLIDではRyzenのZen5はN4だと言ってた気がしたけど、O氏のソースでは(EPYCの)Zen5がN3Eなのか?
Zen5 CCD二種類作る?
あとZen5c CCDはどっち?

>>816,822で勝手にしっくり来ていたけどハテナだらけになったw
前次1-
スレ情報 赤レス抽出 画像レス抽出 歴の未読スレ AAサムネイル

ぬこの手 ぬこTOP 0.032s