[過去ログ] Intelの次世代技術について語ろう 124 (1002レス)
上下前次1-新
このスレッドは過去ログ倉庫に格納されています。
次スレ検索 歴削→次スレ 栞削→次スレ 過去ログメニュー
13(1): 警備員[Lv.7][初] 05/15(水)04:02 ID:3fwRS7ve(1) AAS
>>11
12世代の時にMicrosoftが対応してくれてれば違ったんだろうけどな
EコアのせいでAVX512使えなくなるとかデメリットがデカすぎた
14: 警備員[Lv.31(前28)][苗] 05/15(水)04:04 ID:e5ymA8SH(1/2) AAS
非対称コアは、OS・アプリがしっかり対応すれば問題ない
いまは過渡期なのでメリットが少ないんでしょう
15: 警備員[Lv.23][苗] 05/15(水)06:17 ID:C5owjCY1(1/2) AAS
(非対称コア止めるなんて書いてなくね?)
Intelの非対称コアの仕組みはややこし過ぎるし、省電力とパフォーマンスとダイ節約の3兎を追って扱いづらいものになってる気はする
16: 警備員[Lv.40][苗] 05/15(水)07:06 ID:1rfn8ZPw(1) AAS
誰かAVX512ってPCで何に使用しているのか教えてくれ、カーマニアのエンジン自慢みたいなものか?
17: 警備員[Lv.31(前28)][苗] 05/15(水)07:22 ID:e5ymA8SH(2/2) AAS
そもそも、非対称コアはバッテリ駆動でこそ有効な技術
デスクトップPCじゃ意味は少ないでしょう
18: 警備員[Lv.23][苗] 05/15(水)07:24 ID:C5owjCY1(2/2) AAS
libcとかOpenImageDenoise(最近GPU対応したけど)とかエンコーダとかAVX512使ってるよ
19(2): 警備員[Lv.4][新初] 05/15(水)07:25 ID:xOFDukzj(1/3) AAS
>>12
Zen4C
20: 警備員[Lv.22(前22)][苗] 05/15(水)07:42 ID:tZyhtW2O(1/4) AAS
デルの「メガ」リークにより、次世代ラップトップ CPU: Intel Panther Lake、Nova Lake、第 2 世代および第 3 世代の Snapdragon X チップが判明
外部リンク:wccftech-com.translate.goog
21: 警備員[Lv.22(前22)][苗] 05/15(水)07:48 ID:tZyhtW2O(2/4) AAS
AA省
22: 警備員[Lv.8][初] 05/15(水)09:19 ID:KHZt+0mp(1) AAS
それRaptoelakeやない、RMAlakeや
23(1): 警備員[Lv.30][苗] 05/15(水)09:59 ID:MlcUVbE9(1) AAS
>>19
AMDのcシリーズはソフトウェアの対応が必要が全く無い対称コア定期
24: 警備員[Lv.4][新初] 05/15(水)10:05 ID:b1hZ32RA(1/2) AAS
山積みはありえないにしても、
8C16Tと8P8E16Tでどっちが良いかは微妙。
25(1): 警備員[Lv.23(前22)][苗] 05/15(水)10:33 ID:tZyhtW2O(3/4) AAS
>>19
Zen4とZen4Cは機能的には等価でソフトから見たら機能的には同一CPU。
Zen4からキャッシュ削減とクロックを下げつつ実装の高密度化を行ったのがZen4C
Zen5とZen5cの関係も同じ。
26: ころころ 05/15(水)11:00 ID:uh4ke+/W(1) AAS
ARMの真似だろW
27: 警備員[Lv.6][新初] 05/15(水)12:59 ID:b1hZ32RA(2/2) AAS
SMT起因の脆弱性への対策のために
どれだけ処理速度やダイ面積が犠牲になってるのか、って辺りが気になる。
28(3): 警備員[Lv.7][新初] 05/15(水)15:05 ID:xOFDukzj(2/3) AAS
>>13
AVXは単純にSSEの二度回しで実装することができるがAVX512はマスク回路と512bitのシャッフルユニットが必要でそれなりの回路を追加する必要がある。
Intelはそれを鑑みてEコアにAVX512を実装しなかったのである。
なお次世代ではEコアに回路規模が大きい割に稼働率の低いAVXユニットを実装せずAVX命令が来たときにはPコアに投げてやってもらうRentable Unitを実装する予定であったが開発に失敗したようだ。
29(1): 警備員[Lv.7][新初] 05/15(水)15:15 ID:xOFDukzj(3/3) AAS
>>23
>>25
使える命令、機能が同じでも性能が違えばきちんと管理しないと性能を引き出せないのはRyzen X3Dでも明らかだ。
Zen4CはOSがクロックの上がらないハズレコアとして管理すればそれなりに動くだけで消費電力の最適化まで行うにはそれ相応の対応が必要である。Core ultraが2種類のEコアを管理しているように。
30: 警備員[Lv.23(前22)][苗] 05/15(水)15:58 ID:tZyhtW2O(4/4) AAS
IntelのPonte Vecchio GPUの道は終わり、同社はFalcon Shoresの開発に注力
外部リンク:wccftech-com.translate.goog
31: 警備員[Lv.4][新初] 05/15(水)18:45 ID:Z/O9JItz(1) AAS
XEONを売りたいからAVX512を封印したんでしょ。
強欲インテル様は。
32(2): MACオタ>28 さん 警備員[Lv.8][初] 05/15(水)18:58 ID:xB8ynF4Y(1) AAS
>>28
Apple も arm 移行時のプランBとして intel 継続を予定していた為に macOS の SIMD ライブラリわ 512-bit 幅ベクトルレジスタ対応になっているす。
外部リンク:developer.apple.com
そして Apple Silicon でわ全コアから呼び出せる SIMD アクセラレータ "AMX" を実装するコトで非対称コア問題を解決したす。
Apple わ AMX について一切情報公開せずに SIMD API 経由でしか使えない様にしたすけど、有志による解析結果わこちら
外部リンク:github.com
上下前次1-新書関写板覧索設栞歴
あと 970 レスあります
スレ情報 赤レス抽出 画像レス抽出 歴の未読スレ AAサムネイル
ぬこの手 ぬこTOP 0.185s*