[過去ログ] ■ Intel大勝利倶楽部 新型Celeron情報 (304レス)
上下前次1-新
このスレッドは過去ログ倉庫に格納されています。
次スレ検索 歴削→次スレ 栞削→次スレ 過去ログメニュー
148(1): 2018/03/07(水)07:32 AAS
>>146
厳しいどころか実質的にコアが少ないとL3が減って意味がない
ローカル式にせよシェア式にせよコア数的に下位バスの帯域を担保出来る以上の割り当ては普通しない
マーケ的な意味合いも含めて数を減らす
ゲームで使用されるコードブロックの集合は比較的大きいか、或いは大きなデータを使う
だから慣例上L3が効きやすい傾向にある
IO共に外バスで主記憶でも補助記憶でも無いし、NB経由でタイムラグ無しにIOを行おうとすれば当然の如く一番近いのはL3或いはLLCだしな
それだけじゃ無くゲームプログラム自体のシリアル処理自体を効率で見た場合、コアが多い方がそれだけ高速キャッシュの動作効率が良い
というかまぁ汚染されにくいのでデータの受け渡しだけちょっと捻る必要はあるが処理自体は高速で終わる
大体昨今のプロセッサで4GHzあっても足りない処理ってのは、そもそもストールしまくってて碌に1コアですら使えてないか
或いは要演算要素が多過ぎてパンクしてるかのどちらか
後者はMT化で対処すべきだし、前者はPGのクソ頭を9番アイアンで吹っ飛ばすのが最善だ
上下前次1-新書関写板覧索設栞歴
あと 156 レスあります
スレ情報 赤レス抽出 画像レス抽出 歴の未読スレ AAサムネイル
ぬこの手 ぬこTOP 0.004s