[過去ログ] 【半導体】ムーアの法則の延命へ - 3nm以降の実現に向けた研究成果をimecが報告[12/18] (39レス)
上下前次1-新
抽出解除 レス栞
このスレッドは過去ログ倉庫に格納されています。
次スレ検索 歴削→次スレ 栞削→次スレ 過去ログメニュー
1(2): しじみ ★ 2018/12/18(火)15:14 ID:CAP_USER(1) AAS
半導体研究機関であるベルギーimecは、米サンフランシスコで開催された半導体デバイスの国際会議「IEDM 2018」にて、ムーアの法則の延命を可能とする3nmおよびその先を見据えたCMOSロジックデバイスに関する発表を行なった。
今回のIEDMにおいてimecは、 縦方向に2段積層した3nmノードのSiおよびGeゲート・オール・アラウンド(GAA)ナノワイヤ/ナノシートFETの性能向上について3件の報告を行なった。
GAA MOSFETは、従来のFinFETと比べてゲート長とゲートピッチのさらなる微細化の実現に向けた有力候補で、ナノワイヤまたはナノシートを垂直に積み重ねることによって、限られたフットプリントの下で駆動電流を最大にすることができる。前回のIEDMにおいて、imecは実際に動作する積層GAAデバイスを発表していたが、今回は、その実用化に向けた一環としてのプロセスの最適化、GAA MOSFETの歪みの効果、信頼性と劣化のメカニズムに関した報告を行なったという。
1つ目の発表は、プロセスの最適化により、ナノワイヤのサイズを低減し、電気的性能を低下させることなく形状制御性を改善させたというもの。これらの改良により、Si GAAデバイスの垂直方向の長さを削減しつつも、nMOSとpMOSのIon/Ioff性能の改善により、チャネルのマージンを短くすることに成功したとする。実験では、リングオシレータのゲート遅延を24psから10psに改善できることが確認されたとする。
2つ目の発表は、GeナノワイヤpFETとGe FinFETと比較し、主にGeナノワイヤpFETのほうがより最適な歪み効果を引き出せることを明らかにしたというもの。そして3つ目は、n-Si、p-Siおよび歪みp-GeナノワイヤFETの劣化の様子を調べることで、その劣化メカニズムの解明と安全な動作範囲を導きだしたというものとなっている。
省4
6: ニュースソース検討中@自治議論スレ 2018/12/18(火)15:31 ID:Y1KzsLGc(1/2) AAS
>>1
延命も何も、ムーアの法則は終了しました・・・
18: ニュースソース検討中@自治議論スレ 2018/12/19(水)03:42 ID:uuWPtuup(1) AAS
>>1
単位をnmじゃなくpmにすれば
3nm→3000pmになってどうにかなりそうな気がしてこないか?
上下前次1-新書関写板覧索設栞歴
スレ情報 赤レス抽出 画像レス抽出 歴の未読スレ AAサムネイル
ぬこの手 ぬこTOP 0.336s*